Interface de sérialisation 10 Gb/s pour convertisseur numérique/analogique sur-échantillonné à faible consommation - Archive ouverte HAL Accéder directement au contenu
Communication Dans Un Congrès Année : 2017

Interface de sérialisation 10 Gb/s pour convertisseur numérique/analogique sur-échantillonné à faible consommation

Résumé

Cet article présente la réalisation en technologie CMOS 65 nm d’une interface parallèle/série haut débit pour un convertisseur numérique/analogique (CNA) sur-échantillonné. Un générateur d’impulsions octophasé permet d’adresser 3 multiplexeurs 8:1 conçus à partir de portes de transfert. La fréquence de fonctionnement est réglable en tension, afin de pouvoir l’asservir sur le processeur bande de base. Les 3 voies numériques haut-débit ainsi générées servent de données d’entrée pour un CNA large bande. L’architecture présentée propose d’employer un CNA intégrateur sur-échantillonné, afin d’améliorer le rapport signal sur bruit ainsi que l’efficacité énergétique de la conversion

Domaines

Electronique
Fichier non déposé

Dates et versions

hal-01552336 , version 1 (02-07-2017)

Identifiants

  • HAL Id : hal-01552336 , version 1

Citer

Yoan Veyrac, Francois Rivet, Yann Deval. Interface de sérialisation 10 Gb/s pour convertisseur numérique/analogique sur-échantillonné à faible consommation. 20èmes Journées Nationales Micro-Ondes, May 2017, Saint Malo, France. ⟨hal-01552336⟩
90 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More