Off-line Placement of Hardware Tasks On FPGA - Archive ouverte HAL Accéder directement au contenu
Communication Dans Un Congrès Année : 2009
Fichier non déposé

Dates et versions

hal-00524957 , version 1 (09-10-2010)

Identifiants

  • HAL Id : hal-00524957 , version 1

Citer

I. Belaïd, Fabrice Muller, Maher Benjemaa, A. Giulieri. Off-line Placement of Hardware Tasks On FPGA. GDR SoC-SiP (System On Chip - System In Package), Jun 2009, Orsay, France. ⟨hal-00524957⟩
25 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More