Potentialités de la technologie CMOS 65nm sur substrat SOI haute résistivité pour les applications millimétriques : amplificateur faible bruit et antenne intégrés sur un même substrat - Archive ouverte HAL Accéder directement au contenu
Communication Dans Un Congrès Année : 2009

Potentialités de la technologie CMOS 65nm sur substrat SOI haute résistivité pour les applications millimétriques : amplificateur faible bruit et antenne intégrés sur un même substrat

R. Pilard
  • Fonction : Auteur
D. Gloria
  • Fonction : Auteur
Christian Person
François Le Pennec
F. Gianesello
  • Fonction : Auteur
Fichier non déposé

Dates et versions

hal-00480319 , version 1 (04-05-2010)

Identifiants

  • HAL Id : hal-00480319 , version 1

Citer

R. Pilard, D. Gloria, Christian Person, François Le Pennec, F. Gianesello, et al.. Potentialités de la technologie CMOS 65nm sur substrat SOI haute résistivité pour les applications millimétriques : amplificateur faible bruit et antenne intégrés sur un même substrat. 16èmes Journées Nationales Microondes, JNM 2009, 2009, France. pp.2E-1, 1-4. ⟨hal-00480319⟩
38 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More