, Les circuits spécialisés sont soumis aux contraintes liées à tous les systèmes embarqués : coût, encombrement, consommation. Le 56690 de Motorola présenté Figure 26 est un circuit dédié à la téléphonie mobile et conçu pour être utilisé dans les terminaux, Il intègre un coeur de DSP (56600), un microcontrôleur RISC (M-Core 210) et plusieurs périphériques généraux ou spécialisés DSP, dont certains sont réalisés sous forme d'ASIC

. L'architecture-hétérogène-risc-/-dsp-/-asic, assure l'interface homme-machine et effectue les taches globales de contrôle et de configuration du circuit. Le processeur DSP est responsable de toutes les taches DSP de type « Baseband » ( qui suivent la partie RF, la démodulation et la conversion analogique/numérique), constituées principalement des fonctions d'encodage/décodage canal et voix. Des ASICs sont aussi utilisés pour des taches de calcul trop exigeantes et/ou spécialisées ne pouvant être effectuées par le processeur DSP : l'accélérateur de Viterbi (décodage donnée du GSM), l'encryptage GPRS et l'accélérateur AMPS (pour les téléphones analogiques). Ce type d'architecture combinant plusieurs types de systèmes matériels découle

, Jusqu'à présent, la tendance consistait à utiliser deux composants distincts pour le RISC et le processeur DSP, l'ensemble du système étant implanté sur une carte PCB. Le 56690 propose de ramener ces deux processeurs sur un seul circuit, La technologie actuelle permet désormais d'intégrer des systèmes complets sur une seule puce (concept du « SoC » ou System On Chip)

, Le gain par rapport à un système basé sur des composants discrets est multiple : ? diminution du coût: meilleure utilisation du silicium, un seul packaging ? réduction de l'encombrement du système : moins de composants sur la carte embarquée ? réduction de la consommation : les communications entre les différents processeurs et périphériques se font en interne sur le silicium, et évitent d'utiliser les pattes d'entréesortie des circuits dont l'activation a une grande influence sur la consommation %LEOLRJUDSKLH

, WSTS, Semiconductor Market Forecast Release

J. Hennessy, The Future of System Research, IEEE Micro, 1999.

. Forward-concepts, DSP Market Bulletin

H. Trezeguet and J. P. Feste, Technologies xDSL: pour demain ou après ?, 1999.

. Thomsen-g and J. Yashvant, Internet telephony: going like crazy, IEEE Spectrum, 2000.

. Smith-s, The Scientist and Engineer's Guide To Digital Signal Processing

M. G. , interview à Electronics Journal, 1965.

. Sentieys-o, Estimation et réduction de l'énergie en conception CMOS numérique

J. Hennessy and . Patterson-d, Architecture des Ordinateurs, une approche quantitative, Deuxième édition, traduction de Daniel Etiemble

H. T. Kung, Why Systolic Architectures

. Dehon-a, The Density Advantage of Configurable Computing, IEEE Computer, 2000.

. 12callahan-t, J. Hauser, and J. Wawrzynek, The Garp Architecture and C Compiler, IEEE Computer, 2000.

. Berkeley-design and . Inc, The evolution of DSP Processors, lecture presented to U.C. Berkeley CS152, 2000.

. Baldwin-k and . M. Piedra-r, Overflow Avoidance Methodologies in Commonly Used DSP Functions, Proc. of the International Conference on Signal Processing Applications and Technologies, 1998.

. Berkeley-design and . Inc, BDTIMark Benchmark Results

. Lafage-t, . Seznec-a.-;-dec-alpha, . Powerpc, and P. Sparc, Evolution des gammes de processeurs MIPS, publication interne IRISA, 1997.

. Diefendorff-k, M. Katmai-enhances, and M. Report, , 1998.

H. Trezeguet, Nouvelle Architecture PowerPc estampillée Multimédia, Electronique magazine, 1998.

. Intel-corp, A Fast Precise Implementation of 8x8 Discrete Cosine Transform Using the Streaming SIMD Extensions and MMX Instructions, 1999.

. Ackland-b and C. Nicol, High Performance DSPs -What's Hot and What's Not?, vol.98, 1998.

. Sentieys-o, Processeurs de traitement du signal : Etat de l'art, Critères de choix

. Paulin-p, C. Liem, M. Cornero, F. Nacabal, and G. Goossens, Embedded Software in Real-Time Signal Processing Systems: Application and Architecture Trends, Proc. of the IEEE, vol.85, 1997.

. Restle-r, Choosing between DSPs, FPGAs, µPs and ASICs to implement digital signal processing, 2000.

. Halfhill-t, Motorola Cellular DSP Does It All, 1999.

. Paulin-p, C. Liem, M. Cornero, F. Nacabal, and G. Goossens, Embedded Software in Real-Time Signal Processing Systems: Application and Architecture Trends, Proc. of the IEEE, vol.85, 1997.