Synthèse d'un IP amplificateur analogique CMOS avec CAIRO+

Résumé : Cet article présente une nouvelle méthode pour explorer l’espace de conception d’un circuit analogique qui repose sur la capture de la connaissance. Cette méthode définit les IPs analogiques comme une hiérarchie de composants élémentaires et de modules. La hiérarchie est exprimée dans le langage CAIRO+ qui est un ensemble de fonctions C++. Un mécanisme de communication est établi entre les niveaux hiérarchiques de façon à permettre aux modules d’interroger leurs fils à propos leurs caractéristiques électriques. Ces caractéristiques sont propagées de façon ascendante pour en déduire la faisabilité des performances à plus haut niveau. Le concepteur dispose du langage CAIRO+ pour exprimer son intelligence et créer un générateur exécutable. Une fois créé, le générateur peut être utilisé pour dimensionner le circuit pour diverses spécifications d’entrée. C’est le même générateur qui est utilisé pour réaliser la migration technologique. Pour illustrer la méthode on présente ici la synthèse d’un amplificateur deux étages différentiel proposé par Tsividis.
Document type :
Conference papers
Complete list of metadatas

https://hal.archives-ouvertes.fr/hal-01419676
Contributor : Lip6 Publications <>
Submitted on : Monday, December 19, 2016 - 5:34:50 PM
Last modification on : Friday, January 24, 2020 - 4:34:09 PM

Identifiers

  • HAL Id : hal-01419676, version 1

Citation

Ramy Iskander, Laurent de Lamarre, Pierre Nguyen-Tuong, Marie-Minerve Louërat, Andreas Kaiser. Synthèse d'un IP amplificateur analogique CMOS avec CAIRO+. TAISA 2005 - 6ème Colloque sur le Traitement Analogique de l'Information du Signal et ses Applications, 2005, Marseille, France. pp.69-72. ⟨hal-01419676⟩

Share

Metrics

Record views

59