Dimensionnement automatique d'un circuit analogique à l'aide des transistors de référence

Résumé : Cet article propose une méthode pour calculer les dimensions et la polarisation des transistors d’un circuit analogique CMOS en se fondant sur la connaissance du concepteur, sans avoir recours à un simulateur. Cette méthode suppose que le circuit est décrit comme une hiérarchie de modules et de dispositifs élémentaires dans le langage CAIRO+. Un dispositif élémentaire est composé d’un petit nombre de transistors interconnectés, parmi lesquels on définit un transistor de référence, qui contrôle le dimensionnement et la polarisation des autres transistors au sein du dispositif. Ce contrôle est exprimé sous la forme d’un graphe de dépendances. On peut construire le graphe de dépendance du circuit entier à partir de sa description hiérarchique. Celui-ci permet d’assurer que les contraintes électriques sont satisfaites par construction. Cette méthode est illustrée par le calcul automatique de la polarisation et du dimensionnement d’un OTA deux étages.
Document type :
Conference papers
Liste complète des métadonnées

https://hal.archives-ouvertes.fr/hal-01338476
Contributor : Lip6 Publications <>
Submitted on : Tuesday, June 28, 2016 - 4:16:24 PM
Last modification on : Thursday, March 21, 2019 - 2:16:23 PM

Identifiers

  • HAL Id : hal-01338476, version 1

Citation

Ramy Iskander, Marie-Minerve Louërat, Andreas Kaiser. Dimensionnement automatique d'un circuit analogique à l'aide des transistors de référence. TAISA Colloque sur le Traitement Analogique de l'Information du Signal et ses Applications, Oct 2006, Strasbourg, France. TAISA Colloque sur le Traitement Analogique de l'Information du Signal et ses Applications, pp.89-92. 〈hal-01338476〉

Share

Metrics

Record views

51