Flot de conception d'applications parallèles sur plateforme reconfigurable dynamiquement
Résumé
Les architectures de calcul parallèle commencent progressivement à intégrer des unités matériellement reconfigurables. Ces unités peuvent accueillir différents circuits logiques, et donc implémenter des accélérateurs matériels en lien direct avec l'application exécutée. Notre objectif est de développer une nouvelle approche permettant une plus grande mixité entre les éléments de calcul logiciels et matériels afin de tirer parti de toute la puissance que peut apporter un accélérateur matériel pour l'exécution d'une tâche spécifique. À cette fin, nous proposons un flot destiné à la conception d'applications parallèles tout en gardant une compatibilité avec les applications déjà existantes. Nous présentons également une plateforme d'exécution destinée à ces applications et utilisant la reconfiguration dynamique partielle, qui permet de réduire la granularité de la reconfiguration, trop souvent limitée au FPGA entier. Dans ce papier, nous présentons le flot de conception ainsi que plusieurs implémentations de la plateforme.
Fichier principal
sympa14_08.pdf (707.52 Ko)
Télécharger le fichier
Foucher_Presentation_SYMPA_14.pdf (2.1 Mo)
Télécharger le fichier
Origine : Fichiers produits par l'(les) auteur(s)
Format : Autre