Conception conjointe logiciel-matériel et microprocesseur embarqué, validation sur plateforme FPGA

Résumé : Dans le cadre d'une initiation aux systèmes électroniques intégrés, nous proposons un bureau d'étude de découverte d'un processeur embarqué au coeur d'une chaîne de traitement numérique du signal. A l'aide d'une description VHDL du processeur élémentaire fournie aux étudiants, il est proposé de simuler l'exécution de programmes en assembleur et de mettre en oeuvre le flot de conception d'un SOC. Cet enseignement a été apprécié car il permet d'illustrer le fonctionnement du coeur du processeur tout en validant la conception du matériel et du logiciel sur une carte FPGA.
Complete list of metadatas

https://hal.archives-ouvertes.fr/hal-00505110
Contributor : Vincent Fristot <>
Submitted on : Thursday, July 22, 2010 - 3:36:35 PM
Last modification on : Thursday, October 25, 2018 - 9:34:01 AM
Long-term archiving on : Monday, October 25, 2010 - 12:07:30 PM

File

2010_01_article_cetsis_final.p...
Files produced by the author(s)

Identifiers

  • HAL Id : hal-00505110, version 1

Citation

Vincent Fristot, Sylvain Huet, Laurent Fesquet, Robin Rolland. Conception conjointe logiciel-matériel et microprocesseur embarqué, validation sur plateforme FPGA. 8ème Colloque sur l'Enseignement des Technologies et des Sciences de l'Information et des Systèmes (CETSIS 2010), Mar 2010, Grenoble, France. pp.n.c. ⟨hal-00505110⟩

Share

Metrics

Record views

680

Files downloads

1371