Conception conjointe logiciel-matériel et microprocesseur embarqué, validation sur plateforme FPGA - Archive ouverte HAL Accéder directement au contenu
Communication Dans Un Congrès Année : 2010

Conception conjointe logiciel-matériel et microprocesseur embarqué, validation sur plateforme FPGA

Résumé

Dans le cadre d'une initiation aux systèmes électroniques intégrés, nous proposons un bureau d'étude de découverte d'un processeur embarqué au coeur d'une chaîne de traitement numérique du signal. A l'aide d'une description VHDL du processeur élémentaire fournie aux étudiants, il est proposé de simuler l'exécution de programmes en assembleur et de mettre en oeuvre le flot de conception d'un SOC. Cet enseignement a été apprécié car il permet d'illustrer le fonctionnement du coeur du processeur tout en validant la conception du matériel et du logiciel sur une carte FPGA.
Fichier principal
Vignette du fichier
2010_01_article_cetsis_final.pdf (359.56 Ko) Télécharger le fichier
Origine : Fichiers produits par l'(les) auteur(s)

Dates et versions

hal-00505110 , version 1 (22-07-2010)

Identifiants

  • HAL Id : hal-00505110 , version 1

Citer

Vincent Fristot, Sylvain Huet, Laurent Fesquet, Robin Rolland. Conception conjointe logiciel-matériel et microprocesseur embarqué, validation sur plateforme FPGA. CETSIS 2010 - 8ème Colloque sur l'Enseignement des Technologies et des Sciences de l'Information et des Systèmes, Mar 2010, Grenoble, France. pp.n.c. ⟨hal-00505110⟩
598 Consultations
1298 Téléchargements

Partager

Gmail Facebook X LinkedIn More