Conception en vue du test pour l'architecture d'un réseau sur puce asynchrone - Archive ouverte HAL Accéder directement au contenu
Autre Publication Scientifique Année : 2006

Conception en vue du test pour l'architecture d'un réseau sur puce asynchrone

Résumé

A cause de la complexité de beaucoup d'applications et de l'intégration, les concepteurs embarquent de plus en plus de ressources de calcul (i.e., IPs) dans un système sur puce. Cependant, ceci rend le test de fabrication de ces systèmes plus difficile, notamment pour les systèmes sur puce à base de réseaux sur puce asynchrone. L'objectif de cet article est de proposer d'une architecture DFT (“Design for Test”) innovante pour ces systèmes sur puce. Cette architecture est modulaire, générique, dimensionnable, configurable. Elle est mise en oeuvre en logique asynchrone pour bien s'adapter à la plateforme GALS (Globalement Asynchrone, Localement Synchrone). Quelques premiers résultats et conclusions seront présentés.

Mots clés

Fichier non déposé

Dates et versions

hal-00218157 , version 1 (25-01-2008)

Identifiants

  • HAL Id : hal-00218157 , version 1

Citer

Xuan Tu Tran, Jean Durupt, François Bertrand, Vincent Beroulle, Chantal Robach. Conception en vue du test pour l'architecture d'un réseau sur puce asynchrone. 2006. ⟨hal-00218157⟩
72 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More