Architecture de turbo-décodeur en blocs entièrement parallèle pour la transmission de données au-delà du Gbit/s - Archive ouverte HAL Accéder directement au contenu
Article Dans Une Revue Annals of Telecommunications - annales des télécommunications Année : 2007

Architecture de turbo-décodeur en blocs entièrement parallèle pour la transmission de données au-delà du Gbit/s

Résumé

Cet article présente une nouvelle architecture atteignant de très haut débit pour le turbodécodage de codes produits. Ce type d'architecture est capable de décoder des codes produits reposant sur des codes binaires de type BCH ou des codes m-aire de type Reed Solomon. Son principal atout est qu'elle permet l'élimination des plans mémoires associés aux matrices générées par un code produit entre les différentes demi-itérations pour le turbodécodage. En fait, la solution architecturale que nous détaillons dans ce papier offre de nouvelles opportunités pour l'application des turbocodes dans des systèmes nécessitant des débits supérieurs au Gbit/s comme les systèmes de transmission sur fibre optique.

Domaines

Electronique
Fichier principal
Vignette du fichier
2046-Her-Teleco_62-1-2.pdf (3.11 Mo) Télécharger le fichier
Origine : Fichiers produits par l'(les) auteur(s)

Dates et versions

hal-00573273 , version 1 (03-03-2011)

Identifiants

  • HAL Id : hal-00573273 , version 1

Citer

Christophe Jego, Patrick Adde, Camille Leroux. Architecture de turbo-décodeur en blocs entièrement parallèle pour la transmission de données au-delà du Gbit/s. Annals of Telecommunications - annales des télécommunications, 2007, 62 (1-2), pp.214 -- 239. ⟨hal-00573273⟩
123 Consultations
332 Téléchargements

Partager

Gmail Facebook X LinkedIn More